Zaruba F., Schuiki F., Benini L. (2020). A 4096-core RISC-V Chiplet Architecture for Ultra-efficient Floating-point Computing. Institute of Electrical and Electronics Engineers Inc. [10.1109/HCS49909.2020.9220474].
File in questo prodotto:
Eventuali allegati, non sono esposti
I documenti in IRIS sono protetti da copyright e tutti i diritti sono riservati, salvo diversa indicazione.